پلیسیلیکون و فلز: نیمنگاهی به چالشهای طراحی ماسفت

راستین ملکی دانشگده فنی

در ابتدای معرفی ترانزیستورهای ماسفت، پایه گیت این ترانزیستور از جنس آلومینیوم بود. با گذر زمان و در اواخر دهه ۷۰ میلادی، این فلز با هدف دستیابی به حداقل همپوشانی سورس/درین با گیت و ولتاژ آستانه پایین با پلیسیلیکون جایگزین شد. طی حدود ۴۰ سال حاکمیت پلیسیلیکون به عنوان ماده گیت منتخب در ساختار ماسفت، چالشهای زیادی ناشی از کوچکسازی ترانزیستورها مثل خازنهای ناخواسته میان نواحی اکتیو و گیت، اشباع سرعت و کاهش تحرکپذیری، نشتی گیت و غیره نمایان شدند. تکنیکهای مختلفی برای حل این چالشها ارائه شدند؛ مشکل خازنهای اکتیو-گیت ناخواسته بالا با جایگزینی گیت فلزی توسط پلیسیلیکون حل شد، اشباع سرعت با سیلیکون کشیده شده و در نهایت، مشکل نشتی گیت-کانال به بازگشت گیتهای فلزی منجر شد. در سال ۲۰۰۷، اینتل به عنوان یکی از پیشروان این صنعت در پردازندههای ۴۰ و ۴۵ نانومتری خودش به استفاده دوباره از گیتهای فلزی روی آورد و با معرفی تکنولوژی HKMG در دستگاههای CMOS، جنس عایق را از نوع مواد های-کی به جای پلیسیلیکون، و به دنبال آن جنس گیت را از نوع فلز انتخاب کرد. در این گزارش تحقیقی، مواد های-کی به جای پلیسیلیکون، و به دنبال آن جنس گیت را از نوع فلز انتخاب کرد. در این گزارش تحقیقی، بد دلایل این تغییرات و برخی از دیگر چالشهای مرتبط با کوچکسازی ماسفتها خواهیم پرداخت.

كليدواژهها: ترانزيستور، ماسفت، مواد هاي-كي، سليكوندياكسيد، گيت فلزي، پليسيليكون، CMOS ،HKGM

# فهرست

| <b>ب</b> کیده                       |
|-------------------------------------|
| قدمه                                |
| غاهيم اوليه٧                        |
| ساختار و کارکرد ماسفت۷              |
| روابط ماسفت                         |
| جایگزینی فلز با پلیسیلیکون          |
| خازنهای ناخواسته میان اکتیوها و گیت |
| ایجاد نواحی اکتیو                   |
| فرايند خودتنظيم                     |
| ولتاژ آستانه بالا                   |
| تابع کار                            |
| كاهش ولتاژ آستانه                   |
| شکلات کوچک سازی                     |
| اشتباع سرعت و کاهش تحرکپذیری        |
| سیلیکون کشیده شده                   |
| خازن پارازیتی p-n                   |
| سیلیکون روی عایق                    |

| 77 | مقاومت ورقهای                              |
|----|--------------------------------------------|
| ۲۲ | لايه سيليسيد                               |
| ۲۲ | بازگشت به فلز                              |
| ۲۲ | نیاز به کوچکسازی                           |
| ۲۵ | محدودیت کوچکسازی سیلیکوندیاکسید و نشتی گیت |
| ۲۷ | مواد های–کی                                |
| ۲۸ | نیازمندیهای ماده گیت                       |
| ۲۸ | معرفی HKGM                                 |
| ٣. | پروسه ساخت گیت-نخست پلیسیلیکون/HKGM        |
| ۳۱ | دیگر محدودیتهای کوچکسازی ترانزیستورها      |
| ٣٢ | جمع بندی                                   |
| ٣٢ | منابع                                      |

#### مقدمه

طراحی ترانزیستورها همواره با چالشهای متعددی همراه، و حل آنها نیازمند اعمال تغییرات پیوسته در گذر زمان بوده است. با شکلگیری و ورود صنعت نیمهرساناها به عرصه ساخت ترانزیستورها، نسل جدیدی از ترانزیستورها به نام ماسفت (ترازیستور اثر میدانی فلز اکسید-سیلیکون) معرفی شدند. ترازیستورهای ماسفت، امروزه در ابعاد و اشکال مختلفی دیده میشوند و توسعه و بهبود آنها، همچنان به عنوان یکی از موضوعات مهم و مطرح در حوزه طراحی مدارهای مجتمع تلقی میشود. حرف M در MOSFET مخفف متال به معنی فلز و نماینده پایه گیت از میان اجزای ترانزیستور است؛ بر خلاف پنداشت احتمالی ناشی از این اختصار، جنس گیت لزوما از فلز نیست و چه بسا، انتخاب نوع ماده گیت یکی از چالشهایی بوده که طراحان همواره با آن مواجه بودهاند.

ماسفتها اهمیت امروزشان را مدیون طلوع صنعت کامپیوترها هستند؛ و این اهمیت همیشه به توسعه مدارهای مجتمع بستگی داشته، موضوعی که همزمان با به وجود آمدن نیازمندی برای کوچکسازی مطرح شد [۱]. در سال ۱۹۶۵، گوردون مور پیشبینی کرد که تراکم ترانزیستورها در تراشه به طور نمایی هر ۱۸ الی ۲۴ ماه دو برابر خواهد شد. با قدم نهادن ترانزیستورها به ابعاد نانومتری، مور درباره این به اصطلاح قانون خودش اظهار نظر جدیدی کرد. مور گفت: "هر روند نماییای پایانی دارد. اما میتوان این پایان را تا ابد به تاخیر انداخت [۲]." کوچکسازی ترانزیستورها همیشه یک نیاز مبرم در صعنت پردازندهها بوده، و با ادامه روند کوچکسازی ترانزیستورها، خصوصا در ابعاد نانومتری، چالشها و مشکلات جدیدی نمایان میشدند. انتخاب مواد مناسب در ساختار ماسفت در صنعت

Transistor \

Semiconductors <sup>۲</sup>

MOSFET (metal-oxide-semiconductor field-effect transistor) <sup>r</sup>

Metal \*

مدارهای مجتمع و نیمهرساناها، به عنوان یک مسئله اساسی با هدف حل این مشکلات تلقی می شود. بررسی ساختار، کارکرد و روابط اولیه ماسفت به درک رفتار آن کمک خواهد کرد.

## مفاهيم اوليه

اساس کاری ماسفتها از زمان معرفی این ترانزیستور در ۴۰ سال پیش تغییری نکرده است. ماسفتها با تشکیل الکترونهای آزاد  $^{0}$  در NMOS در زیر عایق ناشی از اعمال ولتاژ روی گیت کار می کنند، و به همین دلیل در دسته ترانزیستورهای اثر میدانی یا FET قرار می گیرند. از آنجایی که رفتار PMOS و NMOS کاملا مکمل هستند، در مرور این مفاهیم فقط به تشریح رفتار ترانزیستورهای NMOS پرداخته خواهد شد. [۳]

# ساختار و کارکرد ماسفت

یک ترانزیستور ماسفت در ساده ترین حالت ممکن متشکل از چهار پایه به نامهای بادی (بدنه)، سورس (منبع)، درین (جوی) و گیت (دروازه) است. عنصر دیگری به اسم عایق (در این ساختار نقشی مهمی دارد. عایق بین گیت و بدنه قرار گرفته، و از عبور الکترونها و تشکیل جریان ناخواسته میان گیت و کانال جلوگیری می کند. جنس عایق در شکل ۱ از جنس سلیکیون دی اکسید  $^{11}$  است.

بادی: این پایه که با عنوان زیرلایه  $^{17}$  نیز شناخته می شود، وظیفه حمل پایههای دیگر و ایجاد محلی برای برقراری جریان را دارد. جنس بدنه در ترانزیستورهای NMOS از ماده نوع p است. می دانیم هر پیوند میان مواد p و p، یک

Free Electron <sup>a</sup>

Hole '

Body <sup>v</sup>

Source <sup>^</sup>

Drain 9

Gate \.

Dielectric \'

 $SiO_2$  17

Substrate 18

دیود تشکیل میدهد که در یک دیود ایدهآل، جریان تنها از n به سمت p قابل برقراری است؛ برای اینکه جریانی در ترانزیستورهای NMOS از بدنه نسبت به پایههای سورس و درین به وجود نیاید، بدنه باید به کمترین ولتاژ مدار متصل شود.

سورس و درین: تعریف پایه های سورس و درین یک تعریف قراردادی است؛ به این صورت که هر پایهای که به انرژی پتانسیل کمتری متصل می شود، سورس (منبع الکترون) و هر پایهای که به پتناسیل بیشتری متصل می شود، درین (جوی الکترون) شناخته خواهد شد. در ترانیستورهای نوع n، این نواحی از ماده نوع p اکتیو از ماده نوع p اکتیو از ماده نوع از ماده نوع

گیت: پایه گیت شدت میدان الکتریکی تشکیل شده در زیر عایق را کنترل می کند. به عبارتی، وقتی یک ولتاژ مثبت در NMOS روی گیت اعمال شود، به سبب میدان الکتریکی شکل گرفته میان گیت و بدنه، الکترونهای آزاد در زیر عایق و اعمال اختلاف پتانسیل مثبت از درین به سورس، جریان از درین به سورس برقرار خواهد شد. به حداقل ولتاژ مورد نیاز برای برقراری جریان میان سورس و درین ولتاژ آستانه  $V_t$  شان می دهند.



شكل 1 يك ترانزيستور NMOS]٣]

Active 15

Threshold Voltage 10

### روابط ماسفت

به جهت شناخت پارامترهای تاثیرگذار بر ماسفتها برخی از روابط اولیه آن بررسی میشود. [۴]

$$I_d = \mu_{eff} C_{ox} \frac{W}{L} (V_g - V_t) V_d$$

معادله ۱ جریان عبوری از ترانزیستور در حالت کاری خطی

$$I_{dsat} = \mu_{eff} C_{ox} \frac{W}{L} \frac{(V_g - V_t)^2}{2m} \varepsilon$$

معادله ۲ جریان عبوری از ترانزیستور در حالت کاری اشباع

با توجه به روابط بالا، جریان عبوری از ترانزیستور در حالت خطی $^{16}$  و اشباع $^{17}$  به تحرکپذیری $^{16}$  حاملان بار ( $V_t$ )، ظرفیت خازن ( $V_a$ )، طول ( $V_t$ ) و عرض کانال ( $V_t$ )، ولتاژهای گیت ( $V_g$ )، درین ( $V_t$ )، آستانه ( $V_t$ )، وغریب اثر بدنه $^{16}$  ( $V_t$ ) بستگی دارد.

$$V_t = V_{fb} + 2\varphi_B \frac{\sqrt{4\varepsilon_{Si}qN_A\varphi_B}}{C_{ox}}$$

معادله ٣ ولتارُ آستانه

با توجه به رابطه بالا، ولتاژ آستانه به خمش نوار زیرلایه یا اختلاف تراز فرمی <sup>۲۰</sup> ذاتی و زیرلایه ( $\varphi_B$ )، ضریب توجه به رابطه بالا، ولتاژ آستانه به خمش نوار ( $(C_{ox})$ )، بار عبوری ( $(P_A)$ )، تراکم ناخالصی <sup>۲۲</sup> کانال ( $(N_A)$ )، ظرفیت خازن ( $(E_{Si})$ ) و ولتاژ گیت لازم برای حذف خمش نوار  $(V_{fb})$  بستگی دارد.

Linear 19

Saturation \

Mobility <sup>۱λ</sup>

Body effect parameter 19

Fermi level \*.

Permittivity \*1

Dopant \*\*

Band bending \*\*

$$V_{fb} = \phi_{ms} - \frac{Q_{ox}}{\varepsilon_0 K_{ox}} T_{ox}$$

معادله ۴ ولتاژ لازم برای حذف خمش نوار

با توجه به رابطه بالا،  $V_{fb}$  به اختلاف تابع کار  $^{77}$  الکترود و زیرلایه سیلیکونی ( $\phi_{ms}$ )، مقدار بار ثابت موجود در عایق ( $E_0$ )، ضریب گذر دهی خلع ( $E_0$ )، ثابت عایق ( $E_0$ )، ثابت عایق ( $E_0$ )، ضریب گذر دهی خلع ( $E_0$ )، ثابت عایق ( $E_0$ ) بستگی دارد.

$$\varphi_B = -\frac{kT}{q} \ln(\frac{N_A}{n_i})$$

معادله ۵ خمش نوار زیرلایه

با توجه به رابطه بالا،  $\varphi_B$  به ثابت بولتزمن  $^{70}$  (k)، دما (T)، تراکم ناخالصی کانال ( $N_A$ ) و تراکم حامل ذاتی سیلیکون ( $n_i$ ) بستگی دارد.

# جایگزینی فلز با پلیسیلیکون

پلیسیلیکون یک نمونه پلیکریستالی با خلوص بالا از سیلیکون است که به عنوان یکی از مواد اولیه در صعنت الکترونیک و فتوولتائیک شناخته میشود (شکل ۲ و ۳). یکی از نیازمندیهای یک ماده گیت خوب این است که رسانای خوبی باشد. پلیسیلیکون ناخالص ۲۶ (یا دوپ شده) اگرچه رسانای ایدهآلی نیست، اما قابل قبول است. دو دلیل اصلی جایگزینی پلیسیلیکن توسط فلزات در این بخش مطرح شدند.

Work function <sup>۲۴</sup>

Boltzmann's constant To

Doped poly silicon 15



#### شکل ۳ سیلیکون پلیکریستالی (ویکیپدیا)

شكل ٢ لاتيس سيليكون

# خازنهای ناخواسته میان اکتیوها و گیت

یکی از ایرادات فرایند ساخت قدیمی ماسفتها، پدیده کشیدگی سورس/درین  $^{77}$  است. این پدیده به معنای وجود  $C_{ga}$  و مضر  $C_{ga}$  و مضر  $C_{ga}$  به تبعیت از این همپوشانی، خازنهای ناخواسته و مضر  $C_{ga}$  و مضر  $C_{ga}$  تشکیل می شوند (شکل  $^{4}$ ).

Source/Drain Extension (SDE) YY



شکل ۴ خازنهای ناخواسته میان عایق و نواحی سورس/درین

در ابتدای معرفی ماسها، پروسه ساخت به ترتیب زیر بود:

- قرار گیری زیرلایه
  - تشكيل اكتيوها
- قرار گیری عایق و گیت

دقت شود که در این فرایند گیت در آخرین مرحله ساخت قرار گرفته و به این دلیل به این فرایند گیت-آخر  $^{77}$  می گویند. تنظیم کردن نواحی اکتیو به شکلی که با گیت همپوشانی نداشته باشند دشواریهای زیادی دارد که کاملا مربوط به فرایند ساخت است. بنابراین می توان حدس زد که راه حل این مشکل نیز در اصلاح فرایند ساخت نهفته شده باشد، اصلاحی که نیازمند یک تغییر اساسی در جنس ماده گیت بود.

Last-gate Approach TA

### ايجاد نواحي اكتيو

دو روش اصلی برای ایجاد نواحی اکتیو کاشت یون<sup>۲۹</sup> و پراکندگی <sup>۳۰</sup> (نفوذ) هستند، که [۵] تفاوتهای هرکدام را شرح داده است.

در روش پراکندگی، ویفر<sup>۲۱</sup> نیمهرسانا در کورهای با دمایی بالا در حدود ۹۰۰ الی ۱۱۰۰ درجه سانتی گراد قرار گرفته و سپس گازی حاوی ناخالصی مطلوب (گاز آرسنیک برای ناحیه n و گاز بورون برای ناحیه p) به داخل کوره وارد می شود. دمای بالای محیط باعث می شود تا اتمهای ناخالص روی سطح نیمهرسانا به طور افقی و عمودی "پراکنده" بشوند. در نهایت، در ابتدای سطح ماده بیشترین تراکم ممکن وجود دارد و رفته رفته در عمق ماده کمتر و کمتر می شود. میزان تراکم ناخالصی روی زیرلایه از تابع گاوسی<sup>۲۲</sup> پیروی می کند.

در روش کاشت یون، ناخالصیها به شکل یون با شلیک لیزرهایی از یونهای خالص به درون ماده نیمهرسانا تزریق می شوند. اینکه تا چه عمقی از ماده دچار ناخالصی شود، به شتاب شلیک یونها بستگی دارد. و تراکم این ناخالصی به جریان لیزر و زمانی که زیرلایه در معرض آن است بستگی دارد. این کنترل بالا بر عمق و دُز ناخالصیها در مقایسه با پراکندگی، باعث می شود که این فرایند به شدت دقیق تر باشد؛ به همین دلیل، کاشت یون امروزه به عنوان روش منتخب برای ایجاد نواحی اکتیو در صنعت نیمهرساناها شناخته می شود. از طرفی، ممکن است برخوردهای اتمیای که در این روش رخ می دهند منجر به آسیب لاتیسی ۳۳ شوند. این مشکل را می توان با داغ کردن ویفر تا ۱۰۰۰ درجه سانتی گراد به مدت خاصی (حدود ۵ ثانیه [۴]) و سرد کردن آهسته آن حل کرد. این

Ion Implantation 19

Diffusion \*.

Wafer \*1

Gaussian function \*\*

Lattice damage \*\*

فرایند که نامش بازپخت<sup>۴۴</sup> است، کمک میکند تا اتمها پیوندهایشان را از نو تشکیل دهند و در نتیجه، آسیب لاتیس بهبود پیدا کند. شکل ۵ تفاوت این دو روش را نشان میدهد.



شکل ۵ (الف) روش پراکندگی و (ب) کاشت یون جهت ایجاد نواحی اکتیو [۵]

### فرایند خودتنظیم ۳۵

مهم ترین دلیل جایگزینی فلزات با پلیسیلیکون به فرایند ساخت ترانزیستور جهت حذف خازنهای گیت-اکتیو مربوط است. راه حل حذف کشیدگی سورس/درین، نوعی فرایند ساخت گیت-نخست  $^{77}$  به اسم فرایند خودتنظیم است. در این فرایند، ابتدا ناحیه گیت روی زیرلایه قرار گرفته، و سپس اکتیوها ایجاد خواهند شد. از آنجایی که گیت به عنوان یک ماسک در برابر ایجاد نواحی p و p عمل می کند، نیازی به تنظیم کردن فرایند ایجاد نواحی اکتیو نیست. به همین دلیل به این فرایند "خودتنظیم" می گویند (شکل p).

Annealing \*\*

Self-aligned process TA

Gate-first Approach 75



شکل ۶ نتیجه به کار گیری فرایند خودتنظیم [۶]

فرایند ساخت خودتنظیم یک نیاز حیاتی برای جلوگیری از ایجاد همپوشانیهای ناخواسته میان سورس/درین و گیت است، که طی آن ابتدا گیت و عایق روی زیرلایه قرار گرفته تا به عنوان یک ماسک در مقابل ایجاد نواحی اکتیو عمل کنند؛ ایجاد نواحی اکتیو چه در پراکندگی و چه در کاشت یون به محیطی با دمایی بسیار بالا در حدود ۱۰۰۰ درجه سانتی گراد است، به راحتی در چنین محیطی ذوب خواهد شد؛ اما پلیسیلیکون با نقطه ذوب حدود ۱۴۰۰ درجه سانتی گراد می تواند راحتی در چنین محیطی ذوب خواهد شد؛ اما پلیسیلیکون با نقطه ذوب حدود ۱۴۰۰ درجه سانتی گراد می تواند این دمای بالا را تحمل کند [۴,۶].

فرایند ساخت مخصوصا ساخت ماسک و تنظیم کردن نواحی اکتیو و گیت مرحلهای زمانبر و حیاتی است. با انتخاب پلیسیلیکون به عنوان ماده گیت، فرایند ساخت ترانزیستور به شدت سریعتر و دقیق تر شد.

# ولتارُ آستانه بالا

دلیل دیگر انتخاب پلیسیلیکون به جای فلز، کاهش ولتاژ آستانه است. با کوچکسازی ترانزیستورها، ولتاژ کاری دستگاهها نیز باید کاهش پیدا می کرد و ترانزیستورهایی که در آن زمان با ولتاژ آستانه ۳ الی ۵ ولت کار می کردند، تحت شرایط جدید کاربردی نبودند. ولتاژ آستانه به اختلاف تابع کار میان الکترود گیت و کانال بستگی دارد. برای اینکه به یک ولتاژ آستانه پایین دست پیدا کنیم، اختلاف تابع کار گیت و کانال نیز باید پایین باشد [۶].

### تابع کار

در فیزیک حالت جامد، به حداقل کار ترمودینامیکی لازم برای جدا کردن یک الکترون از جامد به نقطهای بینهایت نزدیک سطح جامد در خلاء تابع کار گفته میشود. واحد تابع کار الکترونولت است. در ساخت ترانزیستورها تنظیم اختلاف تابع کار میان الکترود گیت و زیرلایه به دلیل ارتباط مستقیمش با ولتاژ آستانه فرایندی بسیار حیاتی است. میزان ناخالصسازی پلیسیلیکون میتواند تابع کار ماسفتها را تنظیم کند. (ویکیپدیا)

# كاهش ولتاژ آستانه

گیت پلیسیلیکونی به دلیل داشتن قابلیت تنظیم تابع کار به وسیله تنظیم مقدار ناخالصی آن، جایگزینی مناسب برای فلزات جهت دستیابی به یک ولتاژ آستانه کمتر محسوب می شود. اختلاف کم تابع کار قابل تنظیمی که پلیسیلیکون با بدنه سیلیکونی دارد، به ولتاژ آستانه کمتری در مقایسه با استفاده از گیتهای فلزی منجر می شود [ع].

# مشکلات کوچک سازی

کوچکسازی ماسفتها هیچوقت بدون مشکل نبوده است. خصوصا با ورود به عصر نانومتری این مشکلات خود را بیشتر نشان دادند. برخی از این مشکلات عبارت اند از: اشباع سرعت و کاهش  ${}^{77}$ ، شکل گیری خازن پارازیتی  ${}^{78}$  ناشی از پیوندهای  ${}^{79}$ ، مقاومت ورقهای سلیکون  ${}^{79}$  و نشتی  ${}^{7}$ .

Velocity Saturation & Mobility Degradation \*\*

Parasitic junction capacitance \*\*

Sheet resistance "9

Leakage \*.

برخی از مشکلات مطرح شده نیازمند تغییر ماده گیت نبودند و اصلاح آنها در طول زمان با تکنیکهای مختلفی انجام گرفت. در این بخش تعدادی از این موارد پرداخته میشوند.

### اشتباع سرعت و کاهش تحرکپذیری

با افزایش ولتاژ روی گیت، حرکت الکترونها دچار اختلالات حرکتی ناشی از افزایش میدان الکتریکی به وجود آمده در زیر عایق میشوند. به دنبال جاذبه به وجود آمده از طرف میدان، حرکت الکترونها به سمت عایق و به سمت بالا تمایل پیدا میکند؛ به این پدیده کاهش تحریکپذیری میگویند. با وجود این پدیده، نگه داشتن جریان بالا دشوار است [۲]. روابط تحرکپذیری حاملهای بار در [۳] چنین ذکر شده است:

$$\mu_{eff-n} = \frac{540 \frac{cm^2}{V.s}}{1 + \left(\frac{V_{gs} + V_t}{0.54 \frac{V}{nm} t_{ox}}\right)}$$

معادله ۶ تحرک پذیری موثر در ماده نوع n

$$\mu_{eff-n} = \frac{185 \frac{cm^2}{V.s}}{1 + \left(\frac{V_{gs} + 1.5V_t}{0.338 \frac{V}{nm} t_{ox}}\right)}$$

معادله ۲ تحرک پذیری موثر در ماده نوع ۹

این میدان الکتریکی همچنین باعث میشود حاملهای بار به یکدیگر و اتمهای سیلیکون برخورد کنند. به این پدیده اشباع سرعت میگویند از آن جهت که سرعت حاملها از یک حدی بیشتر نخواهد شد. سرعت اشباع حاملها به شرح زیر است:

• Electrons:  $10^7 \frac{cm}{s}$ 

علاوه بر موارد بالا، افزایش دما نیز به کاهش تحرکپذیری حاملها منجر میشود.

## سیلیکون کشیده شده ۱۴

حرکتی الکترونها با کشیدن لاتیس سیلیکون حل شدند، روشی که بیش از ۵۰ سال است که برای افزایش تحرکپذیری استفاده می شود. اینتل اولین بار از این روش در ریزپردازندههای ۹۰ نانومتری پرسکات  $^{77}$  خود در اوایل  $^{70}$  استفاده کرد. سیلیکون کشیده شده به معنای واقعی کلمه سیلیکونی است که اتمهای آن کشیده شده از حالت عادی خود فاصله متفاوتی نسبت به هم دارند.  $[7, 7, 8-\Lambda]$ 

دو نوع کشش وجود دارد، کشش انقباضی <sup>۴۴</sup> و کشش انبساطی <sup>۴۴</sup>. در کشش انقباضی فاصله اتمهای لاتیس نسبت به حالت عادی کمتر و در کشش انبساطی فاصله اتمهای لاتیش نسبت به حالت عادی بیشتر است. برای حل مشکل تحرک پذیری، اتمهای لاتیس سیلیکون را منسبط میکنند و در نتیجه، فضای بیشتری برای حرکت حاملهای بار فراهم میشود. برای ایجاد یک کشش انبساطی (انقباضی) یک عنصری با فاصله اتمی بیشتر (کمتر) در زیر و عنصری با فاصله اتمی کمتر (بیشتر) روی اون قرار داده میشود (شکل ۷).

Strained Silicon <sup>f1</sup>

Prescott \*\*

Compressive strain fr

Tensile strain ff



شکل ۷ ساخت یک کشش انبساطی

ثابت لاتیس سیلیکون برابر با ۵.۴۳۱ آنتگستروم و ثابت لاتیس ژرمانیوم برابر با ۵.۶۴۶ آنگستروم است. این اختلاف  $\mathfrak F$  درصدی باعث میشود تا در سیلیکون ژرمانیوم اتمها فاصله متفاوتی نسبت به سیلیکون داشته باشند. برای دستیابی به سیلیکون کشیده شده، دستگاه را در یک کانال  $Si_{1-x}Ge_x$  تولدی می کنند (شکل ۸). دو عامل برای افزایش تحر ک پذیری وجود دارد: اول آنکه سیلیسیمژرمانیم تحت کشیدگی انقباضی تحر ک پذیری بهتری نسبت به سیلیسیم دارد؛ و دوم اینکه اختلاف پتانسیل نوار هدایت  $\mathfrak F$  بین سیلیسیم و سیلیسیمژرمانیم در ناحیه معکوس بار حفره را دور از سیلیسیم دی اکسید/سیلیسیم نگه می دارد که اثرات پراکندگی ناشی از زمختی سطح را کاهش می دهد. متاسفانه با ورود ترانزیستورها به ابعاد زیرماکرونی، افزایش تحر ک پذیری به دلیل وجود میدانهای الکتریکی جانبی زیاد که منجر به اشباع سرعت حاملها می شود، از اهمیت کمتری برخوردار شد [۹].

Valence band <sup>fa</sup>



شكل ٨ ساختار ماسفت با سيليكون كشيده شده [٩]

### خازن پارازیتی p-n

در هر پیوند میان مواد n و p یک دیود تشکیل می شود. این دیود یک لایه تخلیه دارد که به شکل خازن عمل می کند. کوچیکتر بودن این خازن پارازیتی که به آن خازن پیوند نیز می گویند، منجر به تسریع کار کرد ترانزیستور و کاهش توان مصرفی می شود.

# سیلیکون روی عایق

سیلیکون روی عایق (SOI) یک ساختار است که در آن لایهای نازک از سیلیکون روی یک اکسید عایق قرار گرفته تا از ایجاد خازنهای پارازیتی جلوگیری شود. ویفرهای SOI از یک لایه نازک سیلیکونی ( $50nm - 100\mu m$ ) که روی یک زیرلایه عایق قرار گرفته تشکیل میشوند. ساخت دستگاهها روی ویفرهای SOI مزیتهایی از قبیل کاهش خازنهای پیوند، جریان نشتی کمتر و مقاومت در برابر تشعشات را دارا است. SOI استه به وضعیت بدنه نازک سیلیکونی به دو دسته نیمه تهی  $^{74}$  یا PD و تمام تهی  $^{74}$  یا FD تقسیم میشوند. در مقایسه با SOI ابر نازک  $^{74}$  نیز لایه بدنه بسیار نازک تری دارند و بدنه هنگام عملیات کاملا تخلیه میشود. از این جهت، به آن SOI ابر نازک  $^{74}$  نیز

SOI (Silicon on Insulator) 15

Partially Depleted <sup>fy</sup>

Fully Depleted <sup>fA</sup>

Ultra-Thin Body SOI 59

گفته میشود. عرض بدنه FDها حدود ۵ الی ۲۰ نانومتر و PDها بدنهای با عرض حدود ۵۰ تا ۹۰ نانومتر دارند [۶٫ ۶].

دستگاههای تمامتهی برای دستگاههای میکرومتری مناسب نیستند چرا که ضخامت سیلیکون برای کنترل اثرات کانال کوتاه باید حدود ۱۰ نانومتر باشد. ساخت چنین سیلیکون نازکی بسیار دشوار است و برای دستگاههای زیرماکرونی دستگاههای نیمه تهی مناسب تر شناخته شدند [۹].



شکل ۹ یک ماسفت با ساختار ۱۶۵۱[۶]

برخی از مزایا و مشکلات مربوط به SO۱ها [۶]:

- با استفاده از SOI، به دلیل حذف خازنهای پارازیتی، تاخیر و توان پویای دستگاه کمتر میشود.
- ولتاژ آستانه به دلیل وجود یک لایه اکسید، کمتر به بایاس گیت وابسته خواهد بود. این باعث می شود دستگاههای SOI با برق کمتری کار کنند.
  - رفتار زیر آستانه دستگاههای SOI بهتراند، پس جریانهای نشتی کوچکتری رخ میدهند.
    - دستگاههای SOI مشکل latch-up ندارند.
- یکی از مشکلات FD SOIها، مربوط به پروسه ساخت آنها است چرا که تولید بدنه SOI نازک بسیار دشوار است.

• مشکل دیگر IOSها داغ شدگی است. وجود ناحیه اکتیو روی اکسید سیلیکون که یک عایق خوب برای گرما است، باعث میشود تا دمای تولید شده در نواحی اکتیو به سادگی در بدنه پخش نشود. در نتیجه، دمای لایه نازک بدنه به شدت بالا رفته و مشکلاتی از قبیل کاهش تحرکپذیری و به تبعیت از آن کاهش جریان را در پی دارد.

در شکل ۱۰ بهبودهای تخمین زده شده برای دستگاههای SOI قابل مشاهده است.

| Parameter                | Best Case Gain |
|--------------------------|----------------|
| Junction<br>Capacitance  | 12%            |
| Body Factor              | 3%             |
| Gate-to-Body<br>Coupling | 3%             |
| Channel Length           | 0%             |
| Total                    | 18%            |

شکل ۱۰ بهبودهای تخمین زده شده برای دستگاههای [9][9]

## مقاومت ورقهاي

به دلیل ذات نافلزی پلیسیلیکون، گیت ترانزیستور به مقاومت ورقهای بالایی دچار است. مقاومت ورقهای یک ویژگی مهم در فیزیک مواد و الکترونیک است که به نحوه ی رفتار مقاومتی ماده در ابعاد ورقهای اشاره دارد. این مقاومت به صورت مقاومت متناسب با معکوس تعداد الکترونهایی است که از یک نقطه به نقطه دیگر در سطح ماده جابجا میشوند.

### لايه سيليسيد

اگرچه ناخالصسازی <sup>۵۰</sup> گیت به عنوان یکی از راههای افزایش رسانایی پلیسیلیکون باعث شده که پلیسیلیکون یک گیت قابل قبول باشد، جهت دستیابی به رسانایی بیشتر و کاهش مقاومت ورقهای، گاهی یک فلز مثل تانگستن، تیتانیوم، کوبالت یا نیکل را با لایههای بالایی پلیسیلیکون آلیاژ می کنند. به این ماده سیلیسید می گویند. پلیسیلیکون سیلیسید شده از پلیسیلیکون عادی خواص الکتریکی بهتری داشته و در فرایند ساخت نیز ذوب نمی شود. البته که با ایجاد سیلیسید ولتاژ آستانه نیز به شدت از سیلیکون عادی بالاتر خواهد بود. (ویکیپدیا) گزینه دیگری که توجه زیادی را به خود جلب کرد تکنولوژی کاملا سیلیسید <sup>۵۱</sup> است. روند ساخت آن به این شکل است که ابتدا یک لایه پلی-سی قرار گرفته، و سپس با قرارگیری یک لایه فلز و بازپخت آن یک گیت کاملا

سیلیسید شده دست پیدا می کنیم. تابع کار این گیت می تواند با تنظیم مقدار سیلسید ساخته شده یا ناخالص سازی

# بازگشت به فلز

یلی سیلیکون تنظیم شود [۴].

اگرچه که این بازگشت مدت زیادی به تعویق انداخته شد، در نهایت بازگرداندن گیتهای فلزی تنها راه باقی مانده برای مشکلات حل نشده بود. مشکلاتی که ناشی از کوچکسازی لایه عایق ترانزیستورها بوده و با ورود به عرصه بازی مشکلات حل نشده بود. مشکلاتی که ناشی از کوچکسازی لایه عایق ترانزیستورها بوده و با ورود به عرصه بازی مشکلات حل نشده بود.

### نیاز به کوچکسازی

با توجه به اینکه کوچکسازی عایق گیت مشکلساز است، یک پرسش اساسی در ذهن ما مطرح می شود: اگر عایق را کوچک نکنیم چه می شود؟ با کوچک شدن ابعاد گیتها از ۱۰میکرومتر به ۰.۱ میکرومتر، کوچکسازی لایه

Doping <sup>a</sup>·

Fully Silicided (FUSI)<sup>61</sup>

عایق نیز برای کنترل اثرات کانال کوتاه ضروری بوده است. واجب است که ضخامت اکسید گیت به شکل خطی با طول کانال کوچک شود تا رفتار کانال کوتاه نیز کنترل شود. شکل ۱۱ نشان می دهد که با کوچک سازی گیت، متاسفانه نسبت طول کانال به اکسید گیت افزایش یافته. برای کنترل اثرات کانال کوتاه، باید نسبت لایه تخلیه کانال را نسبت به ضخامت طول کانال حفظ کنیم. با توجه به معادله ۸ [۱۰]، ضخامت ناحیه تخلیه با مجذور تراکم ناخالصی کانال رابطه مستقیم دارد. بنابراین ناخالصی کانال نیز با کوچک سازی اکسید افزایش می باید تا ولتاژ آستانه حفظ شود [۹, ۱۰]. شکل ۱۲ نشان می دهد که با کاهش ضخامت اکسید، نسبت طول کانال به ضخامت اکسید، نسبت طول کانال به ضخامت اکسید حفظ نشده.



شكل ۱۱ مقايسه طول كانال با نسبت طول كانال به ضخامت اكسيد [۹]

$$W_d = \sqrt{\frac{2K_s\varepsilon_0}{qN}\phi_s}$$

معادله ٨ ضخامت ناحيه تخليه

برای اینکه بهتر ارتباط ضخامت اکسید با ناحیه تخلیه را درک کنیم، شکل ۱۲ تفاوت میان دو ضخامت اکسید را نشان میدهد. دستگاهی که اکسید نازکتری دارد، ناحیه تخلیه کوچکتری نیز داشته و بنابراین رفتار کانال کوتاه بهتری خواهد داشت. بنابراین، برای ادامه دادن به کوچکسازی طول کانال ماسفتها، کاهش ضخامت عایق نیز ضروری است.



شکل ۱۲ مقایسه ضخامت ناحیه تخلیه با دو ضخامت اکسید متفاوت: (شکل بالا)۴.۵ نانومتر و (شکل پایین) ۳.۲ نانومتر [۹]

# محدودیت کوچکسازی سیلیکون دی اکسید و نشتی گیت ۵۲

از زمان ظهور ترانزیستورهای ماس در ۵۰ سال پیش، سیلیکون دی اکسید به عنوان عایق گیت منتخب شناخته شد. ابعاد ماسها تا پردازندههای ۱۳۰ نانومتری، نسل به نسل ۳۰ درصد کاهش میافت. اما کوچکسازی در پردازندههای ۹۰ نانومتری و ۶۵ نانومتری با محدودیتهایی در کاهش ضخامت عایق مواجه شد. این محدودیتها تاثیر پذیر از پروسه تولید نبودند، چرا که امروزه دستیابی به اکسیدهای ۱.۵ نانومتری و کوچکتر روی ویفرهای تاثیر پذیر از پروسه تولید نبودند، چرا که امروزه دستیابی به اکسیدهای ۱.۵ نانومتری و کوچکتر روی ویفرهای ۲۰۰ میلیمتری از لحاظ فنی ممکن است؛ در عوض، این محدودیتها ناشی از نشتی میان گیت و کانال که حاصل از تونلزنی ۲۳ الکترونهاست می باشد، از این جهت که سیلیکون دی اکسید در مقیاس بسیار کوچک دارای اتمهای کافی برای جلوگیری از نشتی گیت نیست [۸] (شکل ۱۳).

Gate Leakage <sup>Δ</sup><sup>۲</sup>

Tunneling <sup>Δ۲</sup>



شکل ۱۳ تونلزنی الکترون از زیرلایه به گیت

با کاهش ضخامت لایه عایق، الکترونها راحت تر می توانند از طریق عایق به گیت تونل بزنند، و جریان نشتی گیتکانال را ایجاد کنند. لازم به ذکر است جریان نشتی برای NMOSها زودتر از PMOSها رخ می دهد از آنجایی که
احتمال تونل زنی برای الکترونها بیشتر از حفرهها است. دستگاهی را فرض کنیم که با ولتاژ آستانه ۱ ولت کار
می کنند و در طول گیت ۲۰۰ میکرومتری نشتی دارد، در این دستگاه طول عایق سیلیکون دی اکسید باید ۱۶ نانومتر باشد. اما به دلایل مکانیک کوانتومی و اثرات ناحیه تخلیه گیت پولی سیلیکون، ضخامت تونل زنی به حدود
۲.۳ نانومتر افزایش می یابد. این محدودیت ضخامت و طول کانال در تکنولوژیهای ۲۰۱۰ میکرومتری خود را نشان



شكل ۱۴ مقايسه جريان نشتى گيت با ضخامتهاى متفاوت اكسيد

# مواد های-کی ۵۴

با کاهش ضخامت اکسید (پردازندههای ۶۵ نانومتری اینتل اکسیدی با ضخامتی در حدود ۱.۲ نانومتر داشتند)، جریان نشتی ناشی از تونلرزنی الکترونها چشمگیرتر شد. راه حل واضح این مسئله این بود که سیلیکون دی اکسید با عایقی جایگزین شود که عبور الکترونها از آن سختتر باشد. این مواد ضریب گذردهی پایینتر و ثابت عایق بالاتری  $^{46}$  دارند، از این جهت به آنها مواد های – کی گفته می شود. فهرستی از این مواد در شکل ۱۵ آورده شده. تمام این مواد، بجز  $Si_3N_4$ ، به یک لایه سیلیکون دی اکسید میان عایق و زیرلایه سیلیکونی نیاز دارند تا تداخلی میان زیرلایه و عایق و جود نداشته باشد. این مواد های – کی با گیت پلی سیلیکونی سازگاری ندارند، و به همین علت نیاز است تا فلزاتی با توابع کار band-edge مناسب جایگزین گیتهای پلی سیلیکونی ناخالص بشوند تا از علت میان عایق و پلی سیلیکون جلوگیری شود [۴, ۹].

| OPTION    | ISSUES / STATUS                                    |  |
|-----------|----------------------------------------------------|--|
| $Si_3N_4$ | Small advantage especially with buffer layer       |  |
| nitride   | Close to being ready (G. Lucovsky, T. P. Ma)       |  |
| $Ta_2O_5$ | Need SiO <sub>2</sub> buffer/ no poly-silicon gate |  |
|           | Very early stages (S. Kamiyama)                    |  |
| $TiO_2$   | Need SiO <sub>2</sub> buffer/ no poly-silicon gate |  |
|           | Very early stages (S. A. Campbell)                 |  |
| BST       | Deep states/ buffer layer/ no poly-silicon gate    |  |
|           | Early stages FET (large DRAM interest)             |  |

شکل ۱۵ گزینههای فلز گیت

High-K materials <sup>af</sup>

Dielectric constant <sup>۵۵</sup>

خالی از لطف نیست که به این نکته نیز اشاره کنیم، یکی دیگر از راههای کاهش توان مصرفی ناشی از تونلزنی الکترونها، جایگزینی  $SiO_2$  با یک نیترید اکسید است، که در مقابل نفوذ ناخالصیها مقاوم بوده و ثابت عایق را افزایش می دهد [۴].

### نیازمندیهای ماده گیت

اصلی ترین نیاز یک گیت فلزی مناسب داشتن تابع کار صحیح برای دستیابی به ولتاژ آستانه دلخواه است. تابع کار ماده گیت مسئول تنظیم ولتاژ ترانزیستور CMOS و در گیتهای پلیسیلیکونی برابر با ۵.۲ الکترونولت برای PMOSها و ۴.۱ الکترونولت برای RMMهاست. این یعنی فلز انتخاب شده نیز باید تابع کاری برابر یا نزدیک به گیتهای پلیسیلیکونیای که کنار گذاشته میشوند داشته باشد. همچنین اگر فکر به کار گیری فرایند ساخت گیتهای پلیسیلیکونیای که کنار گذاشته میشوند داشته باشد. همچنین اگر فکر به کار گیری فرایند ساخت گیت-اول را در سر داشته باشیم، نیاز است که این فلز بتواند دمای بالای مورد نیاز برای اجاد نواحی اکتیو را برای حدود ۵ ثانیه تحمل کند [۴].

# معرفی HKGM

در اواخر دهه ۹۰، گیتهای فلزی دوباره مورد توجه قرار گرفتند. به چند علت: اول، فلزات مشکل اثر تخلیه پلی را ندارند و دوما، نتایج نشان میدهد که گیتهای پلیسیلیکونی از لحاظ شیمیایی در تماس با عایقهای های-کی پایدار نیستند. سوما، نیاز ناخالصسازی پلیسیلیکون برای کاهش مقاومت منجر به پراکندگی بورون از گیت و نفوذ به عایق شده، که در نهایت عملکرد ترانزیستور را دچار مشکل میکند [۴].

اگرچه مشکلاتی مانند اشباع سرعت با روشهای مذکور قابل حل بودند، اما مشکل نشتی گیت خود را به عنوان چالش بزرگتری نشان داد. سالها تلاش و میلیونها دلار هزینه برای یافتن یک عایق جدید در نهایت باعث شد تا Hf به عنوان عایق جدید پردازندههای اینتل معرفی شود و نشتی را تا ده برابر کاهش دهد. به ساختاری که از مواد های –کی و گیت فلزی تشکیل شده باشد، تکنولوژی HKMG می گویند. این تکنولوژی اولین بار در پردازندههای

۴۵ نانومتری اینتل معرفی شد. باقی تولید کنندگان در پردازندههای نسل ۴۰ و ۴۵ نانومتری از همان ترانزیستورهای پلیسیلیکونی/اکسیدی استفاده کردند و HKGM را در تکنولوژیهای ۳۰ و ۲۸ نانومتری استفاده کردند. فلزی که به عنوان ماده گیت به کار میرود تانگستن است. در فرایند ساخت اینتل از تکنیک گیت–آخر استفاده می کرد در صورتی که IGM و باقی تولیدکنندگان تکنیک گیت–اول را انتخاب کردند. روشی که طی آن از پلیسیلیکون و مواد های–کی همزمان نقش داشتند [۷].



شكل ۱۶مقايسه ضخامت ناحيه تخليه با دو گيت متفاوت: (شكل بالا) پلىسىلىكون و (شكل پايين) تانگستن [۹]



شکل ۱۷ کاهش ۱۰۰۰ برابری نشتی با ساختار HKGM [۸]



شكل ۱۸ تصوير يكروسكوپ الكتروني عبوري از ترانزيستور PMOS با ساختار AJ HKGM ا

## پروسه ساخت گیت-نخست پلیسیلیکون/HKGM

گفتیم که یکی از دلایل استفاده از پلیسیلیکون امکان اعمال فرایند ساخت خودتنظیم بوده، فرایندی که اغلب فلزات به علت نقطه ذوب پایین طی آن ذوب میشوند. با این حال، با بازگشت گیتهای فلزی فرایند ساخت خودتنظیم کنار نگذاشته شده و صرفا دستخوش تغییراتی شده است. طی این فرایند، ابتدا یک گیت دامی به عنوان ماسک در مقابل نفوذ نواحی اکتیو قرار می گیرد، در نهایت پلی دامی برداشته میشود و فلز اصلی قرار داده میشود [۸].

- ۱. کاشت STI، چاهها و VTها
- ۲. قرارگیری لایهای اتمی عایق های-کی
- ۳. قرار گیری پلیسیلیکون و الگویابی گیت
- ۴. ایجاد نواحی سورس/درین، عقب نشینی سیلیکون و قرار گیری سیلیکون ژرمانیوم
- ۵. ایجاد نواحی سورس/درین، سیلیسید سازی نیکل، قرارگیری عایق میان لایهای فاقد خلأ
  - ۶. پولیش پلیسیلیکون، برداشتن پلی
    - ۷. قرارگیری فلز PMOS

۸. الگوریابی فلز گیت، قرارگیری فلز NMOS

۹. پولیش و پر کردن گیت فلزی، قرارگیری ESL

## دیگر محدودیتهای کوچکسازی ترانزیستورها

در انتها به دو محدودیت دیگر در تولید ترانزیستورها اشاره خواهیم کرد. اولین محدودیت مربوط به اصول ابتدایی کوانتوم مکانیکی خواهد بود. فاصله بین ناحیه سورس و درین در یک ترانزیستور اثر میدانی باید بزرگتر از طول موج دوبروی ۵۶ باشد.

$$\lambda_d = \frac{h}{\sqrt{2mE}}$$

#### معادله ۹ طول موج دوبروی الکترونها

در معادله ۹، h ثابت پلانک، m جرم الکترون و E انرژی الکترون است. اگر این نیازمندی برقرار نشود، الکترونها به جای ذرات، شبیه امواج رفتار می کنند و دستگاه دیگر یک سوییچ الکتریکی نخواهد بود. بنابراین حداقل طول گیت به فاصله میان اتمهای لاتیس سیلیکون (۲۰.۲ نانومتر) و پارامترهای دیگر دستگاه مثل جریان و ولتاژ وابسته است.

به غیر از محدودیتهای فیزیکی همیشگی، عوامل دیگری وجود دارند که ممکن است از کوچکسازی بیشتر جلوگیری کنند. از آنجایی که ساخت یک تاسیسات جدید (یا شاید ارتقا دادن یک تاسیسات موجود) برای هر نسلی از دستگاههای جدید سرمایه گذاری عظیمی است، ممکن است ادامه کوچکسازی دستگاه از نظر اقتصادی امکانپذیر نباشد. در گذشته، با اینکه تولیدکنندگان نیمهرساناها نسبت به حل مشکلات پتانسیلی مانند موانع لیتوگرافی ناامید بودهاند، اما همیشه حل شدهاند. با این حال، مشکلاتی مانند خشنگی لبه خطی جدی خواهند شد و همچنین تأثیر قابل توجهی بر نویز مارجینهای ترانزیستور خواهند داشت [۴].

de Broglie wave ۵۶

در این گزارش ابتدا به دلایل تغییر جنس گیت از پلیسیلیکون به فلز پرداختیم. سپس برخی دیگر از چالشهای مرتبط با طراحی ماسفت و راه حلهای آنها را بررسی کردیم و در نهایت به بازگشت فلزات و دلایل آن پرداختیم. فهمیدیم که علت اینکه نیاز به بازگشت گیتهای فلزی در همان زمان جایگزینیشان پیشبینی نشد، این بود که ماسفتها هنوز به ابعادی نرسیده بودند که مشکلات ناشی از عدم استفاده از فلزات را نمایان کنند؛ مشکلاتی که ما را با یک محدودیت مهم در کوچکسازی مواجه کرد و باعث شد تا ادامه پیشرفت این فناوری نیازمند یک تغییر اساسی باشد. همچنین بررسی کردیم که کوچکسازی هر چه بیشتر ترانزیستورها، نسل به نسل چالشی تر میشود؛ و به همین علت، این پیشرفت ممکن است با همان رشد نمایی معروف مور ادامهدار نباشد، چه بسا که خود آقای مور هم روی پایان اجتناب ناپذیر این رشد نمایی و همیشگی نبودن قانون معروفش حکم تایید میزند. ترانزیستورها بینقص نیستند و مسئله کوچکسازی در صنعت نیمهرساناها و مدارهای مجتمع هنوز هم یک مسئله مهم برای تحقیق و توسعه با هدف برطرفسازی این نقصها تلقی میشود. در نهایت و با وجود تمام این کشمکشها، مهم تحقیق و توسعه با هدف برطرفسازی این نقصها تلقی میشود. در نهایت و با وجود تمام این کشمکشها، مهم این است که ترانزیستورها اگرچه عالی نیستند، اما کار کردشان به عنوان یک سوییچ الکتریکی همچنان قابل قبول است.

### منابع

### ارجاع شده

[1] R. G. Arns, "The other transistor: early history of the metal-oxide-semiconductor field-effect transistor," ENGINEERING SCIENCE AND EDUCATION JOURNAL, vol. 7, no. 5, 1998.

- [2] K. M. e. al, "Delaying Forever: Uniaxial Strained Silicon Transistors in a 90nm CMOS Technology " presented at the Digest of Technical Papers. 2004 Symposium on VLSI Technology, 2004., Honolulu, HI, USA, 2004.
- [3] D. H. Neil H.E. Weste, *CMOS VLSI Design : A circuits and systems perspective*, 4 ed. Pearson, 2015.
- [4] G. SJÖBLOM, "Metal Gate Technology for Advanced CMOS Devices," Department of Engineering Sciences, Uppsala University, Uppsala, Sweden, 2006.
- [5] siliconvlsi. "Diffusion and Ion Implantation." https://siliconvlsi.com/diffusion-and-ion-implantation/ (accessed.
- [6] P. H. V. R. Lad. "A Review Paper on CMOS, SOI and FinFET Technology." https://www.design-reuse.com/articles/41330/cmos-soi-finfet-technology-review-paper.html (accessed.
- [7] D. James, "High-k/Metal Gates in Leading Edge Silicon Devices," presented at the 2012 SEMI Advanced Semiconductor Manufacturing Conference, Saratoga Springs, NY, USA, 2012.
- [8] K. M. e. al, "A 45nm Logic Technology with High-k+Metal Gate Transistors, Strained Silicon, 9 Cu Interconnect Layers, 193nm Dry Patterning, and 100% Pb-free Packaging," presented at the 2007 IEEE International Electron Devices Meeting, Washington, DC, USA, 2007.

- [9] S. T. P. Packan and M. Bohr, "MOS Scaling: Transistor Challenges for the 21st Century," *Intel Technology Journal*, vol. 3, no. 98, 1998.
- [10] W. J. J.-H. Ahn, "Depletion effect of polycrystalline-silicon gate electrode by phosphorus deactivation," *Solid-State Electronics*, vol. 127, 2017.

ارجاع نشده

- [11] J. R. R. M. Wallace, "High-K materials and metal gates for CMOS applications," *elsevier*, vol. 88, 2015.
- [12] ز. س. آ. دقیقی, "بدست آوردن رابطهی ولتاژ آستانه در ماسفتهای سیلیکون روی الماس با طول کانال ۲۲ نانومتر و یک لایه عایق اضافی," نشریه مهندسی برق و الکترونیک ایران , VOl. 16 , کانال ۲۲ نانومتر و یک لایه عایق اضافی," نشریه مهندسی برق و الکترونیک ایران , NOl. 2, 1398 .